L'événement de vérification de l'ordinateur reporté est une erreur corrigée de parité du bus PCI pendant un type de transaction %3 à l'adresse %4 sur le bus PCI %5 reportée au processeur %1. Les erreurs additionnelles %2 sont contenues dans l'enregistrement.
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de mémoire ECC à l'adresse physique %3 reportée ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de mémoire ECC à l'adresse physique %3 sur le ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de mémoire ECC à une adresse physique inconnue ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de mémoire tampon de traduction de niveau %3 ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de parité du bus PCI pendant un type de transaction ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de parité du bus PCI reportée au processeur %1. ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée de structure de l'architecture micro reportée ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée du CPU reporté du processeur %1. Des erreurs ...
L'événement de vérification de l'ordinateur reporté est une erreur corrigée du délai d'attente du bus PCI pendant un type ...